Questões de Concurso Sobre contadores em engenharia eletrônica em engenharia eletrônica

Foram encontradas 40 questões

Q743383 Engenharia Eletrônica

Analise o circuito a seguir, considerando que todas as entradas J e K estão em nível 1.

Imagem associada para resolução da questão

Com relação ao funcionamento desse circuito, é correto afirmar:

Alternativas
Q725172 Engenharia Eletrônica
Sobre circuitos digitais sequenciais, assinale a alternativa incorreta.
Alternativas
Q717909 Engenharia Eletrônica

A figura a seguir mostra, com contador formado por flip-flops JK, portas OR e AND. A respeito desse circuito, o clock que alimenta o sistema tem frequência igual a 90Hz. Referente ao assunto, assinale a alternativa correta.


Imagem associada para resolução da questão

Alternativas
Q462969 Engenharia Eletrônica
O circuito digital apresentado abaixo é empregado no acionamento de uma bomba hidráulica, responsável por injetar combustível em um tanque a uma vazão constante de 30 litros por minuto, enquanto W = 0. Quando W = 1, nenhum combustível é bombeado para o tanque.

Neste circuito, emprega-se um sinal de clock (CLK) com um período de 10 segundos.


Considerando-se que o tanque está inicialmente vazio, e que o contador começa a sua operação com Y3 Y2 Y1 Y0= 0000, quantos litros de combustível o tanque terá recebido quando a bomba interromper a sua operação?
Alternativas
Q454063 Engenharia Eletrônica
Qual é o processo de acionamento das contatoras K1, K2 e K3 durante os processos de aquecimento e resfriamento da caldeira, de acordo com as temperaturas de calibração dos sensores?
Alternativas
Q331316 Engenharia Eletrônica
Imagem 014.jpg

Com base nessas informações, julgue os próximos itens, considerando que, nos circuitos apresentados, todos os dispositivos sejam ideais.
Durante dois ciclos completos do sinal de relógio, o valor da palavra de dois bits A1A0 será alterado na seguinte sequência: 01 -> 10 -> 00.
Alternativas
Q331315 Engenharia Eletrônica
Imagem 014.jpg

Com base nessas informações, julgue os próximos itens, considerando que, nos circuitos apresentados, todos os dispositivos sejam ideais.
Durante quatro ciclos completos do sinal de relógio, o valor de tensão medido pelo multímetro do circuito na figura II será alterado na seguinte sequência: 0 V -> 2,5 V -> 5 V ->7,5 V -> 10 V.
Alternativas
Q313863 Engenharia Eletrônica
                                                                  



                                                             


                                                     

O chip 74161 é um contador de 4 bits síncrono cujos pinos estão ilustrados na figura I acima. A palavra binária Q3 Q2 Q1 Qem que o subscrito 0 indica o bit menos significativo, representa o estado atual do contador. Essa palavra é incrementada uma vez a cada ciclo de relógio (CP) se e somente se as entradas ET e EP estiverem ativadas. A palavra binária A3 A2 A1 A0 será carregada no contador quando a entrada  for acionada (esta é ativada em nível baixo).

Considere que a máquina de estados mostrada na figura II tenha sido corretamente implementada usando um chip 74161, da forma apresentada na figura III. No circuito da figura III, S2 S1 S0 representa o estado atual da máquina de estados e NC indica um pino não conectado.


Com base nessas informações, julgue os itens a seguir.

Se, inicialmente, S 2 S1 S0 =000, A = 1 E B = 0 e , após um ciclo completo de relógio, fixa-se A = 0, então, após mais 9 ciclos completos de relógio, tem-se S2 S1 S0 = 100.
Alternativas
Q313861 Engenharia Eletrônica
                                                                  



                                                             


                                                     

O chip 74161 é um contador de 4 bits síncrono cujos pinos estão ilustrados na figura I acima. A palavra binária Q3 Q2 Q1 Qem que o subscrito 0 indica o bit menos significativo, representa o estado atual do contador. Essa palavra é incrementada uma vez a cada ciclo de relógio (CP) se e somente se as entradas ET e EP estiverem ativadas. A palavra binária A3 A2 A1 A0 será carregada no contador quando a entrada  for acionada (esta é ativada em nível baixo).

Considere que a máquina de estados mostrada na figura II tenha sido corretamente implementada usando um chip 74161, da forma apresentada na figura III. No circuito da figura III, S2 S1 S0 representa o estado atual da máquina de estados e NC indica um pino não conectado.


Com base nessas informações, julgue os itens a seguir.

Conclui-se corretamente que Imagem 024.jpg.


Alternativas
Q278948 Engenharia Eletrônica
Imagem 015.jpg

Em um controlador lógico programável (CLP), após definir-se as
variáveis, deve-se desenvolver a lógica de controle para o
funcionamento do dispositivo, podendo essa lógica ser programada
com base nas linguagens definidas de acordo com norma pertinente.
Considerando essas informações e a figura acima, que ilustra um
bloco funcional de um temporizador, julgue os itens a seguir.
Em operações com painéis de relés, é mais prático efetuar a programação de CLP em linguagem Assembler, uma vez que, mediante essa linguagem, a programação de relés e os diagramas resultantes tornam-se semelhantes a diagramas elétricos de relés.
Alternativas
Q278947 Engenharia Eletrônica
Imagem 015.jpg

Em um controlador lógico programável (CLP), após definir-se as
variáveis, deve-se desenvolver a lógica de controle para o
funcionamento do dispositivo, podendo essa lógica ser programada
com base nas linguagens definidas de acordo com norma pertinente.
Considerando essas informações e a figura acima, que ilustra um
bloco funcional de um temporizador, julgue os itens a seguir.
A entrada PT e a saída ET são variáveis boolianas, enquanto a entrada IN e a saída Q são variáveis temporizadas.
Alternativas
Q278946 Engenharia Eletrônica
Imagem 015.jpg

Em um controlador lógico programável (CLP), após definir-se as
variáveis, deve-se desenvolver a lógica de controle para o
funcionamento do dispositivo, podendo essa lógica ser programada
com base nas linguagens definidas de acordo com norma pertinente.
Considerando essas informações e a figura acima, que ilustra um
bloco funcional de um temporizador, julgue os itens a seguir.
Ocorre o fim da temporização ajustada para o temporizador, quando a saída Q é ativada.
Alternativas
Q278945 Engenharia Eletrônica
Imagem 015.jpg

Em um controlador lógico programável (CLP), após definir-se as
variáveis, deve-se desenvolver a lógica de controle para o
funcionamento do dispositivo, podendo essa lógica ser programada
com base nas linguagens definidas de acordo com norma pertinente.
Considerando essas informações e a figura acima, que ilustra um
bloco funcional de um temporizador, julgue os itens a seguir.
A operação de temporização processada pelo bloco inicia-se em determinado intervalo de tempo, após a entrada IN ter sido energizada.
Alternativas
Q278944 Engenharia Eletrônica
Imagem 014.jpg

Considerando a estrutura do contador acima, julgue os itens que se
seguem, referentes a contadores.
O circuito acima representa o esquema de um contador binário de três bites implementado a partir de flip-flops JK.
Alternativas
Q278942 Engenharia Eletrônica
Imagem 014.jpg

Considerando a estrutura do contador acima, julgue os itens que se
seguem, referentes a contadores.
As saídas do contador ilustrado acima não mudam de estado simultaneamente.
Alternativas
Q240795 Engenharia Eletrônica
Para o contador em anel, representado abaixo, considere o estado inicial em zero.

Imagem 030.jpg

Após seguidos pulsos de clock, pode-se verificar que o módulo principal de contagem, em decimal, é:
Alternativas
Q182832 Engenharia Eletrônica
Imagem associada para resolução da questão

Considere um contador binário de 4 bits, cujas tabelas de operação e de ligações estão mostradas acima. O contador dispõe dos sinais LOAD (carregamento paralelo sincronizado pelo clock), CLR (clear síncrono) e EN (habilitador de contagem a cada clock), todos ativados em nível alto, além do sinal UP, que define a direção de contagem. Sabendo-se que a habilitação de LOAD tem prioridade sobre a habilitação de contagem, o número de estados da sequência permanente implementada é


Alternativas
Ano: 2010 Banca: CESPE / CEBRASPE Órgão: MS Prova: CESPE - 2010 - MS - Engenheiro Elétrico |
Q65925 Engenharia Eletrônica
Um sistema digital pode ser definido como um conjunto
de componentes conectados para processar informação em forma
digital. Os componentes básicos utilizados na construção de
sistemas digitais são dispositivos eletrônicos que vão de circuitos
biestáveis a computadores completos. As ligações entre esses
componentes eletrônicos são conexões físicas, por meio das quais
a informação digital pode ser transmitida. O número de
elementos pode chegar a milhares de componentes. Quanto mais
componentes são necessários para a realização de um sistema
digital, mais complexo ele é e mais difícil se torna entender seu
funcionamento ou projetá-lo.

A partir do texto acima, julgue os itens subsequentes.

Contadores são dispositivos de múltiplas e importantes aplicações e são classificados em dois tipos: assíncronos e síncronos. Todos os contadores são realizados com um conjunto de flip-flops em série. O contador síncrono é um circuito combinatório no qual todos os flip-flops estão sob controle de um mesmo pulso de clock, enquanto que no contador assíncrono isso não ocorre.
Alternativas
Q2443284 Engenharia Eletrônica

Julgue o item a seguir, acerca da lógica de programação ladder. 


O símbolo ladder que representa uma porta lógica com o status de normalmente fechado corresponde a – | / | –.

Alternativas
Q717908 Engenharia Eletrônica

Na figura a seguir, é exposto um contador formado por flip-flops JK e uma porta NAND. A frequência do clock que alimenta o circuito é igual a 160 Hz. Assinale a alternativa correta a respeito desse contador.


Imagem associada para resolução da questão

Alternativas
Respostas
21: D
22: D
23: B
24: E
25: A
26: C
27: E
28: E
29: C
30: E
31: E
32: C
33: E
34: C
35: C
36: E
37: E
38: E
39: C
40: A