Questões de Arquitetura de Computadores - Processadores para Concurso
Foram encontradas 611 questões
A dificuldade crescente em resfriar os processadores comerciais é um dos principais fatores que levaram a indústria a uma mudança de paradigma, que deu origem aos processadores de múltiplos núcleos para computadores pessoais.
Julgue o item subsecutivo, acerca de noções básicas de arquitetura de computadores.
Entre as responsabilidades do caminho de dados do processador, pode-se destacar a realização de operações aritméticas.
I. Em um sistema multiprocessado do tipo SMP, a coerência de cache pode ser garantida pelas políticas de escrita write-back e write-through.
II. Uma forma para garantir a consistência da cache de dados em um SMP é a utilização do protocolo MESI.
III. No protocolo MESI, cada linha da cache de dados pode estar em um de quatro estados possíveis.
Assinale a alternativa correta com relação as afirmativas:
Com relação à organização e à arquitetura de computadores, julgue o item a seguir.
Diferentemente do processamento em batch, o processamento
em tempo real executa uma série de programas em sequência,
sem a intervenção do usuário final.
Com relação à organização e à arquitetura de computadores, julgue o item a seguir.
Dispositivos como processadores, memória RAM e
barramentos ISA e PCi estão localizados na placa mãe,
responsável pela comunicação entre o processador e os
periféricos instalados na máquina.
1. busca da instrução da memória; 2. preparação (incremento) para a busca da próxima instrução; 3. decodificação da instrução; 4. execução da soma.
Nesses passos, utilizam-se os seguintes recursos:
Em um computador tradicional, o processador se conecta aos periféricos por meio de dois chips principais, denominados North Bridge e South Bridge. O North Bridge conecta o processador à memória, possivelmente a uma placa gráfica, e ao South Bridge; este, por sua vez, conecta o North Bridge a uma série de barramentos de entrada e saída.
Os sistemas multiprocessados estabelecem o uso de chips controladores de instrução para que seja eliminada a necessidade de arbitragem centralizada ou descentralizada do barramento.
No processamento multicore, o projeto de um processador superescalar inclui bancos de registradores que são replicados a fim de que várias instruções possam compartilhar os estágios do pipeline.
A hierarquização de memórias pelo tempo de acesso faz que a memória com maior velocidade de acesso esteja localizada no nível mais baixo da hierarquia, ou seja, mais distante do processador, a fim de melhorar o desempenho do sistema.