Questões de Concurso Público ABIN 2010 para Oficial Técnico de Inteligência – Área de Engenharia Elétrica

Foram encontradas 16 questões

Q184697 Engenharia Eletrônica
Imagem 015.jpg

A figura acima mostra um modelo de circuito para pequenos
sinais e baixas frequências de um amplificador de tensão
constituído de um transistor bipolar de junção na configuração
emissor-comum. Nesse circuito, considere os seguintes dados: Imagem 016.jpg
= 19 × 10-3 S, Imagem 017.jpg = 8,0 kΩ e Imagem 018.jpg = 70 kΩ.

Com base nessas informações, julgue os itens subsequentes.

Para que haja máxima absorção de potência pela carga Imagem 019.jpg conectada à saída do circuito amplificador, é necessário que a resistência da carga seja exatamente de 2,5 kΩ.
Alternativas
Q184698 Engenharia Eletrônica
Imagem 015.jpg

A figura acima mostra um modelo de circuito para pequenos
sinais e baixas frequências de um amplificador de tensão
constituído de um transistor bipolar de junção na configuração
emissor-comum. Nesse circuito, considere os seguintes dados: Imagem 016.jpg
= 19 × 10-3 S, Imagem 017.jpg = 8,0 kΩ e Imagem 018.jpg = 70 kΩ.

Com base nessas informações, julgue os itens subsequentes.

A resistência de entrada do circuito amplificador, designada por Imagem 020.jpg na figura, corresponde exatamente a 20 kΩ.
Alternativas
Q184699 Engenharia Eletrônica
Imagem 015.jpg

A figura acima mostra um modelo de circuito para pequenos
sinais e baixas frequências de um amplificador de tensão
constituído de um transistor bipolar de junção na configuração
emissor-comum. Nesse circuito, considere os seguintes dados: Imagem 016.jpg
= 19 × 10-3 S, Imagem 017.jpg = 8,0 kΩ e Imagem 018.jpg = 70 kΩ.

Com base nessas informações, julgue os itens subsequentes.

O ganho de tensão do circuito amplificador Imagem 021.jpg é aproximadamente igual a 32 Imagem 022.jpg . Para alimentação senoidal, os sinais de entrada e saída estão em fase.
Alternativas
Q184700 Engenharia Eletrônica
Imagem 023.jpg

O diagrama de bloco mostrado na figura acima ilustra a entrada
X(s) e a saída Y(s) de um sistema dinâmico, cuja função de
transferência é H(s). Considere que, à entrada do sistema, seja
aplicado um impulso unitário X(s) = 1, sendo então observada a
resposta Y(s) resultante. Considere, ainda, que a transformada de
Laplace Y(s) do sinal observado nos terminais de saída possua zeros
Imagem 024.jpg
= –5, e que Y(s) represente uma tensão e Y(2) = 0,5 V.

Com base nessas considerações, julgue os seguintes itens.

O sinal de saída é limitado para operação que requeira sinal de entrada em corrente contínua.
Alternativas
Q184701 Engenharia Eletrônica
Imagem 023.jpg

O diagrama de bloco mostrado na figura acima ilustra a entrada
X(s) e a saída Y(s) de um sistema dinâmico, cuja função de
transferência é H(s). Considere que, à entrada do sistema, seja
aplicado um impulso unitário X(s) = 1, sendo então observada a
resposta Y(s) resultante. Considere, ainda, que a transformada de
Laplace Y(s) do sinal observado nos terminais de saída possua zeros
Imagem 024.jpg
= –5, e que Y(s) represente uma tensão e Y(2) = 0,5 V.

Com base nessas considerações, julgue os seguintes itens.

A função de transferência do sistema é determinada pela relação H (s) = Imagem 025.jpg , em que s é a frequência complexa.
Alternativas
Q184702 Engenharia Eletrônica
Imagem 023.jpg

O diagrama de bloco mostrado na figura acima ilustra a entrada
X(s) e a saída Y(s) de um sistema dinâmico, cuja função de
transferência é H(s). Considere que, à entrada do sistema, seja
aplicado um impulso unitário X(s) = 1, sendo então observada a
resposta Y(s) resultante. Considere, ainda, que a transformada de
Laplace Y(s) do sinal observado nos terminais de saída possua zeros
Imagem 024.jpg
= –5, e que Y(s) represente uma tensão e Y(2) = 0,5 V.

Com base nessas considerações, julgue os seguintes itens.

Em regime permanente, a amplitude do sinal de saída é dada por y(t → ∞ ) = Imagem 026.jpg V.
Alternativas
Q184703 Engenharia Eletrônica
Estima-se, atualmente, que mais de 90% das malhas de controle
utilizadas em processos industriais operem com controladores
proporcional-integral-derivativo (PID). Acerca de controlador PID,
julgue os itens a seguir.

Uma possível implementação de um controlador PID pode ser corretamente realizada pelo circuito mostrado na figura abaixo, utilizando-se amplificadores operacionais, resistores, potenciômetros e capacitores. O ganho, a constante de tempo integral, a constante de tempo derivativo e o polo para eliminação de ganho em altas frequências são ajustados como Imagem 027.jpg , respectivamente.

Imagem 028.jpg
Alternativas
Q184704 Engenharia Eletrônica
Estima-se, atualmente, que mais de 90% das malhas de controle
utilizadas em processos industriais operem com controladores
proporcional-integral-derivativo (PID). Acerca de controlador PID,
julgue os itens a seguir.

O uso de controlador PID é adequado para eliminar erros de regime permanente (ação derivativa), antecipar o comportamento do processo (ação integral) e reagir ao erro presente, conferindo ao sistema de controle uma reação rápida à ação de perturbações ou variações de referência de magnitudes significativas (ação proporcional).
Alternativas
Q184705 Engenharia Eletrônica
Estima-se, atualmente, que mais de 90% das malhas de controle
utilizadas em processos industriais operem com controladores
proporcional-integral-derivativo (PID). Acerca de controlador PID,
julgue os itens a seguir.

A função de transferência de um controlador PID pode ser representada por H (s) = K Imagem 029.jpg, em que K é o ganho do controlador, Imagem 030.jpg são as constantes de tempo integral e derivativo, respectivamente, e p é um polo para limitação de ganho em altas frequências.
Alternativas
Q184706 Engenharia Eletrônica
Imagem 031.jpg

O circuito acima representa uma porta lógica digital
implementada com a tecnologia NMOS. Os transistores de
chaveamento (com entradas Imagem 032.jpg) são idênticos e do tipo
enriquecimento, mas o transistor de carga é do tipo depleção. As
tensões de limiar dos transistores de chaveamento e carga são 1 V
e !3 V, respectivamente. Para esse circuito, o nível lógico alto (1
digital) é definido como qualquer tensão analógica compreendida
entre 3,5 V e 5 V, e o nível lógico baixo (0 digital) corresponde às
tensões analógicas entre 0 e 1,8 V. Esse circuito apresenta duas
peculiaridades:

I se pelo menos um dos transistores de chaveamento operar com
entrada em 5 V, a tensão de saída Imagem 033.jpg não excederá 0,3 V;

II somente com ambas as entradas simultaneamente no nível
lógico baixo, a saída atinge o nível lógico alto.

Com base nessas informações, julgue os itens subsequentes.

Enquanto ambas as entradas Imagem 034.jpg estiverem fixadas no nível lógico baixo, é possível que haja dissipação apreciável de potência pelo circuito.
Alternativas
Q184707 Engenharia Eletrônica
Imagem 031.jpg

O circuito acima representa uma porta lógica digital
implementada com a tecnologia NMOS. Os transistores de
chaveamento (com entradas Imagem 032.jpg) são idênticos e do tipo
enriquecimento, mas o transistor de carga é do tipo depleção. As
tensões de limiar dos transistores de chaveamento e carga são 1 V
e !3 V, respectivamente. Para esse circuito, o nível lógico alto (1
digital) é definido como qualquer tensão analógica compreendida
entre 3,5 V e 5 V, e o nível lógico baixo (0 digital) corresponde às
tensões analógicas entre 0 e 1,8 V. Esse circuito apresenta duas
peculiaridades:

I se pelo menos um dos transistores de chaveamento operar com
entrada em 5 V, a tensão de saída Imagem 033.jpg não excederá 0,3 V;

II somente com ambas as entradas simultaneamente no nível
lógico baixo, a saída atinge o nível lógico alto.

Com base nessas informações, julgue os itens subsequentes.

O circuito desempenha a função de porta NAND (complemento da porta lógica E) de duas entradas.
Alternativas
Q184708 Engenharia Eletrônica
Imagem 031.jpg

O circuito acima representa uma porta lógica digital
implementada com a tecnologia NMOS. Os transistores de
chaveamento (com entradas Imagem 032.jpg) são idênticos e do tipo
enriquecimento, mas o transistor de carga é do tipo depleção. As
tensões de limiar dos transistores de chaveamento e carga são 1 V
e !3 V, respectivamente. Para esse circuito, o nível lógico alto (1
digital) é definido como qualquer tensão analógica compreendida
entre 3,5 V e 5 V, e o nível lógico baixo (0 digital) corresponde às
tensões analógicas entre 0 e 1,8 V. Esse circuito apresenta duas
peculiaridades:

I se pelo menos um dos transistores de chaveamento operar com
entrada em 5 V, a tensão de saída Imagem 033.jpg não excederá 0,3 V;

II somente com ambas as entradas simultaneamente no nível
lógico baixo, a saída atinge o nível lógico alto.

Com base nessas informações, julgue os itens subsequentes.

Em condições estáticas, isto é, sem chaveamento dos níveis de entrada, a máxima dissipação de potência ocorre quando ambas as entradas estiverem fixadas em 5 V.
Alternativas
Q184719 Engenharia Eletrônica
Acerca das diferentes técnicas que envolvem o processo de
conversão CA-CC e CC-CA e de transformadores, julgue os itens
a seguir.

Fontes reguladas utilizam um capacitor em paralelo com a carga Imagem 055.jpg para reduzir substancialmente a natureza pulsante da tensão na saída dos retificadores de onda completa. Como critério para dimensionamento da capacitância C, a constante de tempo do circuito paralelo (associada a Imagem 054.jpg e C) deve ser muito superior ao período T da onda retificada, de tal forma que a relação entre tensão de ripple Imagem 056.jpgna saída do capacitor e a tensão de pico Imagem 057.jpg na entrada do capacitor seja dada pela relação aproximada Imagem 053.jpg
Alternativas
Q184742 Engenharia Eletrônica
Imagem 064.jpg

A figura acima apresenta um circuito que permite a conversão
CA-CC de tensão por meio de uma ponte de tiristores SCR (T1 a
T6). A conversão é necessária para alimentação de uma carga em
corrente contínua a partir de uma fonte de alimentação CA trifásica.

Com base nessas informações, julgue os itens subsequentes.

Considerando a frequência fundamental das tensões de alimentação e que ocorra disparo dos tiristores na sequência T5, T1, T6, T2, T4 e T3, em instantes de tempo correspondentes à defasagem de 60º elétricos, é correto afirmar que um ângulo de disparo igual a 0,9Imagem 066.jpg radianos contribui para o surgimento na carga de uma tensão Imagem 065.jpg(t) sempre positiva.
Alternativas
Q184743 Engenharia Eletrônica
Imagem 064.jpg

A figura acima apresenta um circuito que permite a conversão
CA-CC de tensão por meio de uma ponte de tiristores SCR (T1 a
T6). A conversão é necessária para alimentação de uma carga em
corrente contínua a partir de uma fonte de alimentação CA trifásica.

Com base nessas informações, julgue os itens subsequentes.

Para que haja corrente circulando pela carga, deve sempre haver condução por, pelo menos, dois tiristores simultaneamente.
Alternativas
Q184744 Engenharia Eletrônica
Imagem 064.jpg

A figura acima apresenta um circuito que permite a conversão
CA-CC de tensão por meio de uma ponte de tiristores SCR (T1 a
T6). A conversão é necessária para alimentação de uma carga em
corrente contínua a partir de uma fonte de alimentação CA trifásica.

Com base nessas informações, julgue os itens subsequentes.

Considerando Imagem 067.jpg (t) a tensão instantânea sobre a carga, é correto afirmar que a tensão média nessa carga pode assumir valores positivos ou valores negativos, de acordo com o ângulo de disparo dos tiristores.
Alternativas
Respostas
1: E
2: E
3: E
4: E
5: C
6: C
7: C
8: E
9: C
10: C
11: E
12: C
13: E
14: E
15: C
16: C