Questões Militares de Engenharia Eletrônica - Sistemas Embarcados

Foram encontradas 40 questões

Q660875 Engenharia Eletrônica

Correlacione as colunas abaixo com base nos tipos de operações básicas de um microprocessador e um exemplo de nome de operação correspondente. Em seguida, assinale a alternativa que apresenta a associação correta.

1. Operações de transferência de dados.

2. Operações aritméticas.

3. Operações lógicas.

4. Operações de E/S.

5. Operações de transferência de controle.

6. Operações de conversão


( ) Jump.

( ) Write.

( ) Push.

( ) Translate.

( ) Increment.

( ) AND.

Alternativas
Q660873 Engenharia Eletrônica

Leia a afirmação abaixo sobre arquitetura superescalar e assinale a alternativa que preenche as lacunas correta e respectivamente.

Uma implementação superescalar de uma arquitetura de processador é uma implementação na qual instruções usuais – a aritmética de números inteiros e de números de ponto flutuante, instruções de carga e armazenamento e instruções de desvio – podem ser iniciadas ____________ e executadas ____________. Tais implementações suscitam diversas questões de projeto bastante complexas, relacionadas à pipeline de instruções.

Alternativas
Q660872 Engenharia Eletrônica

A técnica chamada Memória de laço de repetição utiliza uma pequena memória de alta velocidade, mantida pelo estágio de busca de instrução da pipeline, que é usada para manter as n instruções buscadas mais recentemente, em sequência. Caso o desvio seja tomado, o hardware verifica primeiramente se a instrução-alvo do desvio está armazenada nessa área de memória. Em caso afirmativo, a próxima instrução é buscada nessa área.

Analise as afirmações abaixo sobre as vantagens dessa técnica, marque V para verdadeiro e F para falso e, em seguida, assinale a alternativa que apresenta a sequência correta.

( ) Com o uso de busca antecipada, a memória de laço de repetição conterá certo número de instruções que estão à frente da instrução corrente na sequência de instruções do programa. Portanto, as instruções seguintes estarão disponíveis sem requerer o tempo usual de acesso à memória.

( ) Se ocorrer um desvio para um endereço-alvo localizado apenas algumas posições adiante do endereço da instrução de desvio, esse alvo já estará na memória de laço de repetição. Isso é útil por ser comum a ocorrência de sequências de comandos IF-THEN e IF-THEN-ELSE.

( ) Essa estratégia é particularmente adequada para lidar com laços de repetição ou iterações, daí, o nome memória de laço de repetição. Se essa memória for suficientemente grande para conter todas as instruções de um laço de repetição, essas instruções terão de ser buscadas da memória apenas uma vez, para a primeira iteração. Nas iterações subsequentes, todas as instruções necessárias já estarão nessa área de memória.

Alternativas
Q660870 Engenharia Eletrônica

Correlacione as colunas abaixo com base nos conceitos e nas características de organização de sistemas microprocessados. Em seguida, assinale a alternativa que apresenta a associação correta.

1. CPU.

2. Memória.

3. E/S.


( ) Local para armazenar instruções e dados temporariamente.

( ) Controla a operação do computador e desempenha funções de processamento de dados.

( ) Muitas vezes, chamado simplesmente de processador.

( ) Transfere dados entre o computador e o ambiente externo.

( ) Existem três técnicas principais: programada, dirigida por interrupção e acesso direto à memória.

( ) Organizada de maneira hierárquica, sendo o nível superior (mais próximo do processador) constituído de registradores do processador.

Alternativas
Q660869 Engenharia Eletrônica

Sobre a arquitetura de processadores, correlacione as colunas e assinale a alternativa que contém a associação correta.

1. Arquitetura Pipeline.

2. Arquitetura Superescalar.


( ) Pode processar diversos fluxos de cada vez.

( ) Não possui paralelismo no nível de instruções.

( ) Possui limitações do tipo conflito de recursos.

( ) Emprega técnicas de atraso de instruções de desvio para maximizar a utilização da fila de instruções.

( ) Método padrão de implementação de microprocessadores de alto desempenho.

Alternativas
Respostas
21: D
22: C
23: B
24: D
25: A