Questões de Concurso Militar CIAAR 2022 para Primeiro Tenente - Engenharia Eletrônica
Foram encontradas 60 questões
Analise abaixo os diagramas esquemáticos de dois circuitos, sendo o que primeiro emprega portas lógicas e o segundo, um multiplexador com oito entradas, onde I0 a I7 são as entradas de dados, S0 a S2 são as entradas de seleção, sendo S2 a mais significativa e E é uma entrada de habilitação ativa em nível lógico baixo.
As entradas do multiplexador podem ser ligadas ao nível lógico baixo (0) ou nível lógico alto (1). Para que o circuito
com o multiplexador seja funcionalmente equivalente ao circuito com portas lógicas, ou seja, para que a cada uma
das possíveis combinações das entradas ambos os circuitos tenham saídas iguais, as entradas do multiplexador I0 a
I7 deverão ser ligadas, respectivamente, a:
2O projetista de uma empresa foi encarregado de projetar um circuito gerador de paridade par para uma palavra de sete bits. Um outro projetista foi encarregado de projetar um circuito verificador de paridade para trabalhar com dados com paridade ímpar e que deve gerar um sinal de erro com nível lógico alto se houver erro em um dos bits recebidos.
Analise abaixo os diagramas esquemáticos dos dois circuitos projetados.
Sobre os circuitos acima, e considerando-se as especificações de cada um, é correto afirmar que:
A forma de onda que corresponde corretamente à saída X do circuito mostrado é:
O circuito cujo diagrama esquemático abaixo apresenta um circuito composto por três flip-flops e uma porta lógica desconhecida.
Para que o circuito funcione conforme o diagrama temporal acima, o bloco marcado com uma interrogação deve ser
substituído por uma porta:
Sabendo-se que, em um determinado instante, o valor binário das saídas Q2Q1Q0, tomadas nessa ordem, é igual a 010, qual o valor binário das saídas após 5 ms?