Questões de Engenharia Eletrônica - Flip-flops para Concurso

Foram encontradas 115 questões

Q314036 Engenharia Eletrônica
                                                    

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária  representa a soma das palavras binárias  e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas nas figuras I e II, como mostrado a seguir:

                                                               


Considerando as informações e as figuras acima, julgue os itens  que se seguem.

Considerando as informações e as figuras acima, julgue os itens que se seguem.


É correto afirmar que W = C. D + C.E + D.E.
.
Alternativas
Q283846 Engenharia Eletrônica
Deseja-se construir um circuito sequencial síncrono, a partir de fiip-fiops JK master-slave, que gerem a sequência de estados lógicos indicados abaixo. Um pulso de “reset" é gerado automaticamente, quando o circuito é alimentado, a fim de assegurar o estado inicial especificado. As mudanças de estado devem ocorrer devido a pulsos aplicados às entradas de “clock" (ck) dos fiip-fiops. Com base nisso, a equação de controle do fiip-fiop mais significativo é.

Imagem 040.jpg
Alternativas
Q278948 Engenharia Eletrônica
Imagem 015.jpg

Em um controlador lógico programável (CLP), após definir-se as
variáveis, deve-se desenvolver a lógica de controle para o
funcionamento do dispositivo, podendo essa lógica ser programada
com base nas linguagens definidas de acordo com norma pertinente.
Considerando essas informações e a figura acima, que ilustra um
bloco funcional de um temporizador, julgue os itens a seguir.
Em operações com painéis de relés, é mais prático efetuar a programação de CLP em linguagem Assembler, uma vez que, mediante essa linguagem, a programação de relés e os diagramas resultantes tornam-se semelhantes a diagramas elétricos de relés.
Alternativas
Q278947 Engenharia Eletrônica
Imagem 015.jpg

Em um controlador lógico programável (CLP), após definir-se as
variáveis, deve-se desenvolver a lógica de controle para o
funcionamento do dispositivo, podendo essa lógica ser programada
com base nas linguagens definidas de acordo com norma pertinente.
Considerando essas informações e a figura acima, que ilustra um
bloco funcional de um temporizador, julgue os itens a seguir.
A entrada PT e a saída ET são variáveis boolianas, enquanto a entrada IN e a saída Q são variáveis temporizadas.
Alternativas
Q278946 Engenharia Eletrônica
Imagem 015.jpg

Em um controlador lógico programável (CLP), após definir-se as
variáveis, deve-se desenvolver a lógica de controle para o
funcionamento do dispositivo, podendo essa lógica ser programada
com base nas linguagens definidas de acordo com norma pertinente.
Considerando essas informações e a figura acima, que ilustra um
bloco funcional de um temporizador, julgue os itens a seguir.
Ocorre o fim da temporização ajustada para o temporizador, quando a saída Q é ativada.
Alternativas
Respostas
76: C
77: A
78: E
79: E
80: C