A situação quando S = 1 e R = 1 não poderá ser permitida na ...
Próximas questões
Com base no mesmo assunto
Ano: 2009
Banca:
CESPE / CEBRASPE
Órgão:
DETRAN-DF
Prova:
CESPE - 2009 - DETRAN-DF - Analista - Engenharia Elétrica |
Q73578
Engenharia Eletrônica
Texto associado
A figura acima representa um flip-flop RS básico, construído a
partir de portas NÃO-E (NE) e inversores. No circuito, as
variáveis de entrada são S e R e Q representa a saída anterior
à aplicação das entradas.
Considerando essas informações, julgue os itens que se seguem.
A figura acima representa um flip-flop RS básico, construído a
partir de portas NÃO-E (NE) e inversores. No circuito, as
variáveis de entrada são S e R e Q representa a saída anterior
à aplicação das entradas.
Considerando essas informações, julgue os itens que se seguem.
A situação quando S = 1 e R = 1 não poderá ser permitida na entrada, porque forçaria o flip-flop a assumir um estado de saída no qual Q teria que ser igual à saída complementar