Questões de Concurso Sobre arquitetura de computadores
Foram encontradas 6.341 questões
I - Maior velocidade na execução da instrução
II - Facilidade de gerenciar um conjunto grande de instruções
III - Maior utilização da memória ROM
IV - Utilização tipicamente em microprocessadores RISC
São corretas APENAS as características
Uma interrupção indica ao processador que determinado evento ocorreu. Quando isso acontece, o processador suspende o processamento da sequência de instruções corrente e executa uma rotina de serviço de interrupção ISR (interrupt service routine). Após a execução dessa rotina, a sequência de instruções original é retomada do ponto em que foi interrompida.
Memória cache é uma memória de acesso aleatório, ou random access memory (RAM). Essa é normalmente menor e mais rápida que a memória RAM dinâmica (DRAM) externa, que, por sua vez, é normalmente menor e mais rápida que a memória de massa.
Assinale a opção que indica o maior número que pode ser acumulado nessa variável.
Algumas das características de um determinado componente de hardware de um PC são:
• armazenar informações durante o processamento.
• permitir a leitura, gravação e regravação de dados em seu interior.
• ser dependente de contínuo carregamento de energia elétrica.
• ter frequência medida em Hz (Hertz) ou MHz (Mega Hertz).
Qual componente possui tais características?
Entre os controladores de discos rígidos utilizados nos computadores, inclui-se o
Essa forma de endereçamento é denominada endereçamento
Essa utilização tem por objetivo
I - Os registradores, que possuem maior velocidade de transferência, menor capacidade de armazenamento e custo alto, estão no topo da pirâmide.
II - As memórias cache e a memória principal, que fornecem a garantia de armazenamento permanente ao usuário, estão no centro da pirâmide.
III - As memórias secundárias ou de massa, capazes de armazenar grandes quantidades de dados a um baixo custo, aparecem na base da pirâmide.
É correto o que se afirma em
PORQUE
Arquiteturas RISC têm como princípio otimizar o desempenho de uma máquina reduzindo o número de ciclos por instrução, mesmo que isso acarrete um maior número de instruções por programa.
Analisando-se as afirmações acima, conclui-se que
Espera-se, normalmente, que processadores RISC
PORQUE
Processadores do tipo CISC geralmente têm um conjunto de instruções maior que processadores do tipo RISC.
Analisando-se as afirmações acima, conclui-se que:
I - O projeto de uma memória cache pode prever sua implementação de forma unificada ou separada.
II - Em caches L2, os acessos são realizados mais rapidamente que os ciclos de barramento, com estado zero-wait (tempo de espera nulo).
III - Algoritmos de substituição de quadros são indispensáveis à eleição do bloco a ser retirado de uma cache cheia.
IV - Na técnica de mapeamento associativo, um bloco da memória principal pode ser alocado em qualquer linha da cache.
São corretas APENAS as afirmações