Questões de Concurso Comentadas por alunos sobre arquitetura de processadores: risc, cisc, wisc e microprocessadores. em arquitetura de computadores
Foram encontradas 311 questões
Resolva questões gratuitamente!
Junte-se a mais de 4 milhões de concurseiros!
Considere que programa tem 1.000.000 (M) de instruções. Em uma arquitetura sem pipeline, o tempo médio de execução de cada instrução (t1) é 6,5 ns. Nesta arquitetura, o tempo gasto no processamento das M instruções é: T1 = 6,5 ns * 1.000.000 ≅ 6,5 ms. O ganho (T1/T2) na execução deste programa em um processador com pipeline de 5 estágios com ciclo de 2 ns (t2) é:
I. Na arquitetura CISC, o comprimento das instruções é fixo; no RISC, é variável.
II. O número de registradores no CISC é tipicamente baixo, de 1 a 8; no RISC, é tipicamente alto, de 64 a 128.
III. Na execução, as instruções o CISC tem baixa superposição; no RISC, é alta superposição baseada em pipeline.
Está correto o que se afirma apenas em
Quanto à memória secundária, aos barramentos de entrada e saída e às arquiteturas RISC e CISC, julgue o item.
As máquinas RISC tendem a executar instruções com maior rapidez que as máquinas CISC.
Quanto à memória secundária, aos barramentos de entrada e saída e às arquiteturas RISC e CISC, julgue o item.
O pipelining é utilizado somente em arquiteturas RISC.