Questões de Concurso
Sobre álgebra booleana e circuitos lógicos em engenharia eletrônica em engenharia eletrônica
Foram encontradas 503 questões
O circuito representado na figura abaixo pode ser implementado de maneira mais eficiente utilizando-se apenas uma porta NOT e uma porta AND.


Considerando a tabela-verdade mostrada acima, que descreve o funcionamento de um circuito digital com entradas A, B e C, e saída S, julgue o item seguinte.
A expressão lógica mínima para a saída S, na forma de produto de somas, é


Considerando a tabela-verdade mostrada acima, que descreve o funcionamento de um circuito digital com entradas A, B e C, e saída S, julgue o item seguinte.
A expressão lógica mínima para a saída S, na forma de soma de produtos, é


Considerando a tabela-verdade mostrada acima, que descreve o funcionamento de um circuito digital com entradas A, B e C, e saída S, julgue o item seguinte.
Entre todas as famílias lógicas, a família ECL é a que permite implementar o circuito digital relativo à tabela-verdade em apreço com o menor consumo de potência, porém, com menor velocidade de comutação.

O estado de operação de três chaves pode ser simulado pelo esquema ilustrado na figura acima. As designações A, B e C servem para indicar variáveis booleanas de entrada no circuito lógico, no qual o nível lógico 0 corresponde à chave fechada e o 1, à chave aberta. Com base nessas informações, julgue os itens seguintes.

O estado de operação de três chaves pode ser simulado pelo esquema ilustrado na figura acima. As designações A, B e C servem para indicar variáveis booleanas de entrada no circuito lógico, no qual o nível lógico 0 corresponde à chave fechada e o 1, à chave aberta. Com base nessas informações, julgue os itens seguintes.


O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas nas figuras I e II, como mostrado a seguir:
Considerando as informações e as figuras acima, julgue os itens que se seguem.
Considerando as informações e as figuras acima, julgue os itens que se seguem.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas nas figuras I e II, como mostrado a seguir:
Considerando as informações e as figuras acima, julgue os itens que se seguem.
Considerando as informações e as figuras acima, julgue os itens que se seguem.
.

O chip 74161 é um contador de 4 bits síncrono cujos pinos estão ilustrados na figura I acima. A palavra binária Q3 Q2 Q1 Q0 em que o subscrito 0 indica o bit menos significativo, representa o estado atual do contador. Essa palavra é incrementada uma vez a cada ciclo de relógio (CP) se e somente se as entradas ET e EP estiverem ativadas. A palavra binária A3 A2 A1 A0 será carregada no contador quando a entrada for acionada (esta é ativada em nível baixo).
Considere que a máquina de estados mostrada na figura II tenha sido corretamente implementada usando um chip 74161, da forma apresentada na figura III. No circuito da figura III, S2 S1 S0 representa o estado atual da máquina de estados e NC indica um pino não conectado.
Com base nessas informações, julgue os itens a seguir.

O chip 74161 é um contador de 4 bits síncrono cujos pinos estão ilustrados na figura I acima. A palavra binária Q3 Q2 Q1 Q0 em que o subscrito 0 indica o bit menos significativo, representa o estado atual do contador. Essa palavra é incrementada uma vez a cada ciclo de relógio (CP) se e somente se as entradas ET e EP estiverem ativadas. A palavra binária A3 A2 A1 A0 será carregada no contador quando a entrada for acionada (esta é ativada em nível baixo).
Considere que a máquina de estados mostrada na figura II tenha sido corretamente implementada usando um chip 74161, da forma apresentada na figura III. No circuito da figura III, S2 S1 S0 representa o estado atual da máquina de estados e NC indica um pino não conectado.
Com base nessas informações, julgue os itens a seguir.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas

Considerando as informações e as figuras acima, julgue os itens que se seguem.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas

Considerando as informações e as figuras acima, julgue os itens que se seguem.
O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas

Considerando as informações e as figuras acima, julgue os itens que se seguem.

Sabendo que A(A 1A0) e B(B1B0), são palavras binárias de dois bits, a equação lógica que identifica a condição A > B é dada por:

Efetuando-se a minimização do circuito lógico ilustrado acima, obtém-se um circuito equivalente ao de uma porta.
A partir das informações acima, é correto afirmar que o esquema lógico para implementar o circuito em questão pode ser realizado com o uso mínimo de

Um circuito digital que realiza tal função lógica é apresentado em

A expressão lógica equivalente de saída é: