Questões de Concurso
Sobre álgebra booleana e circuitos lógicos em engenharia eletrônica em engenharia eletrônica
Foram encontradas 503 questões

Para o diagrama lógico apresentado, qual é a expressão que representa a saída lógica S?

A figura acima mostra um circuito lógico, em que S é a função lógica, e X e Y são variáveis lógicas.
A equação booleana de S, em função de X e Y, é

O circuito eletrônico digital acima, composto de diodos ideais, representa uma porta lógica de duas entradas X e Y e uma saída Z. Conforme mostrado na figura, a lógica que é usada é a lógica negativa, na qual o nível de tensão para “0” lógico vale 0V e para “1” lógico vale -5V. A tabela a seguir relaciona os valores das entradas X e Y com possíveis valores de saída.

A saída que corresponde à saída Z do circuito é a

O circuito eletrônico digital da figura é um multiplex com canais de informação I 0 , I 1 , I 2 e I 3 , variáveis de seleção X e Y, e saída multiplexada S.
A seguir, vê-se um quadro com os valores das variáveis X e Y e cinco possíveis saídas.

A representação da Saída Multiplexada S é a saída
A saída X é equivalente à expressão booleana C + A . B + A . B
O sinal X na saída do circuito lógico corresponde à forma esboçada na figura abaixo.

Considerando que, no circuito digital da figura acima, o estado inicial do sistema seja Q1 = 0 e Q0 = 0, julgue os itens seguintes.

Acerca do circuito lógico representado pelo diagrama acima, julgue
os próximos itens.


Acerca do circuito lógico representado pelo diagrama acima, julgue
os próximos itens.


Acerca do circuito lógico representado pelo diagrama acima, julgue
os próximos itens.


Acerca do circuito lógico representado pelo diagrama acima, julgue
os próximos itens.

A figura acima mostra o conjunto de leds e os algarismos de 0 a 9 que formam o dispositivo de sete segmentos. Cada segmento é um led independente que, na figura, é representado por uma letra minúscula. Para acender qualquer um dos segmentos, usa-se uma função combinacional de quatro variáveis (4 bits) dada por Sx = f(V, X, Y, Z), onde:
• V corresponde ao bit mais significativo;
• X assume uma das sete letras dos sete segmentos;
• Sx =1 significa segmento aceso;
• Sx =0 significa segmento apagado ou combinações indiferentes (don’t care).
Considerando o exposto, o segmento, cuja função (Sx ) terá o menor número de mintermos, ou seja, o menor número de células com nível lógico 1 no mapa de Karnaugh, é o

Utilizando os conceitos sobre Mapa de Karnaugh, a função OMEGA de saída será representada por

A expressão lógica simplificada é