Acerca de RISC e CISC, julgue o item a seguir.Uma arquitetur...

Próximas questões
Com base no mesmo assunto
Q1883823 Arquitetura de Computadores

Acerca de RISC e CISC, julgue o item a seguir.


Uma arquitetura com conjunto de instruções RISC utiliza a técnica de desvio atrasado, na qual instruções de desvio são rearranjadas com outras instruções para melhorar a eficiência do pipeline.

Alternativas

Gabarito comentado

Confira o gabarito comentado por um dos nossos professores

Gabarito: C - certo

A arquitetura RISC (Reduced Instruction Set Computer) é caracterizada por um conjunto simplificado de instruções com o objetivo de otimizar o desempenho por meio de uma execução mais rápida. Um dos aspectos que contribuem para essa eficiência é a técnica de desvio atrasado, que está corretamente descrita na questão.

Essa técnica consiste em reordenar as instruções de forma que, quando ocorre um desvio (por exemplo, um pulo condicional ou incondicional), a CPU pode continuar a executar instruções úteis durante o ciclo em que o desvio está sendo processado. Isso permite que a pipeline, uma estratégia de implementação na qual várias instruções são sobrepostas em estágios de processamento, trabalhe de forma mais eficiente, minimizando as penalidades de desempenho causadas pelos desvios.

Portanto, ao afirmar que arquiteturas RISC utilizam a técnica de desvio atrasado para melhorar a eficiência do pipeline, a alternativa está correta, atendendo aos princípios de design dessa arquitetura e as estratégias adotadas para otimizar o fluxo de execução das instruções no processador.

Clique para visualizar este gabarito

Visualize o gabarito desta questão clicando no botão abaixo

Comentários

Veja os comentários dos nossos alunos

GABARITO CERTO

Excelente questão para revisar

Branch prediction são conjuntos de técnicas implementadas em  ou , que têm o objetivo de reduzir os conflitos de controle em processadores de arquitetura , através da previsão correta de que os desvios condicionais vão desviar ou não, reduzindo atrasos no fluxo de instruções posteriores aos desvios, conhecidos como bolhas no pipeline.

Fonte ?

Clique para visualizar este comentário

Visualize os comentários desta questão clicando no botão abaixo