Questões de Concurso Comentadas por alunos sobre eletrônica digital na engenharia eletrônica em engenharia eletrônica

Foram encontradas 520 questões

Resolva questões gratuitamente!

Junte-se a mais de 4 milhões de concurseiros!

Q153900 Engenharia Eletrônica
Imagem 010.jpg
Considerando a tabela-verdade acima, que descreve o
comportamento de um circuito convencional com três
entradas e uma saída, e na qual X representa dont’care
(não importa), julgue os itens seguintes.

A função de saída f será sempre dependente da entrada B, mesmo na implementação com mínimo número de portas lógicas.
Alternativas
Q153896 Engenharia Eletrônica
Imagem 002.jpg
Um encoder incremental possui dois sinais de saída, na forma de onda
quadrada, de mesma freqüência e defasados em ¼ de ciclo. Assumindo que
as saídas dos canais tenham ciclo de trabalho de 50%, existem duas
possibilidades para a temporização dos mesmos, conforme indicado por caso
A e caso B na figura acima. Os sinais do encoder incremental são
processados pelo circuito digital indicado na mesma figura. Acerca do
funcionamento desse circuito em regime permanente, e considerando que
todos os componentes do circuito são ideais, julgue os itens subseqüentes.

Se as saídas do encoder incremental se comportarem como ilustrado no caso B, então a saída Imagem 009.jpg do Flip-flop do tipo D sempre estará em nível lógico baixo.
Alternativas
Q153895 Engenharia Eletrônica
Imagem 002.jpg
Um encoder incremental possui dois sinais de saída, na forma de onda
quadrada, de mesma freqüência e defasados em ¼ de ciclo. Assumindo que
as saídas dos canais tenham ciclo de trabalho de 50%, existem duas
possibilidades para a temporização dos mesmos, conforme indicado por caso
A e caso B na figura acima. Os sinais do encoder incremental são
processados pelo circuito digital indicado na mesma figura. Acerca do
funcionamento desse circuito em regime permanente, e considerando que
todos os componentes do circuito são ideais, julgue os itens subseqüentes.

Como a entrada CLR do flip-flop do tipo D é ativada por nível alto, e essa entrada está em nível baixo, então a saída Imagem 008.jpg sempre estará em nível alto.
Alternativas
Q153894 Engenharia Eletrônica
Imagem 002.jpg
Um encoder incremental possui dois sinais de saída, na forma de onda
quadrada, de mesma freqüência e defasados em ¼ de ciclo. Assumindo que
as saídas dos canais tenham ciclo de trabalho de 50%, existem duas
possibilidades para a temporização dos mesmos, conforme indicado por caso
A e caso B na figura acima. Os sinais do encoder incremental são
processados pelo circuito digital indicado na mesma figura. Acerca do
funcionamento desse circuito em regime permanente, e considerando que
todos os componentes do circuito são ideais, julgue os itens subseqüentes.

Se as saídas do encoder incremental se comportarem conforme ilustrado no caso A, então a saída Imagem 007.jpg do flip-flop do tipo D sempre estará em nível lógico alto.
Alternativas
Q153893 Engenharia Eletrônica
Imagem 002.jpg
Um encoder incremental possui dois sinais de saída, na forma de onda
quadrada, de mesma freqüência e defasados em ¼ de ciclo. Assumindo que
as saídas dos canais tenham ciclo de trabalho de 50%, existem duas
possibilidades para a temporização dos mesmos, conforme indicado por caso
A e caso B na figura acima. Os sinais do encoder incremental são
processados pelo circuito digital indicado na mesma figura. Acerca do
funcionamento desse circuito em regime permanente, e considerando que
todos os componentes do circuito são ideais, julgue os itens subseqüentes.

Se o sinal Imagem 005.jpg estivesse sempre em nível alto, a porta ou-exclusivo (exclusive-Or) inverteria o sinal Imagem 006.jpg
Alternativas
Respostas
466: E
467: C
468: E
469: E
470: C