Questões de Concurso
Sobre eletrônica digital na engenharia eletrônica em engenharia eletrônica
Foram encontradas 900 questões

Considerando que, no circuito lógico mostrado na figura acima, o flip-flop seja do tipo JK mestre-escravo, julgue o item a seguir.
Se A = 0, então o estado de Q será invertido após um ciclo completo de relógio.
As entradas PRESET e CLEAR de um flip-flop JK não podem assumir o valor zero simultaneamente. Já o flip-flop T é um JK que possui as entradas J e K curto-circuitadas.
A resolução de um conversor D/A é a maior alteração que pode ocorrer na saída analógica como resultado de uma mudança na entrada digital, ou seja, a alteração corresponde à saída de fundo de escala.
O produto velocidade-potência de uma porta lógica, obtido pela multiplicação do atraso de propagação pela potência dissipada, é utilizado para comparar o desempenho entre famílias de circuitos integrados.
O flip-flop JK é um flip-flop SR aprimorado, sem o uso de realimentação
A figura abaixo representa um conversor série-paralelo construído com um registrador de deslocamento.


Para o circuito digital acima, uma das combinações nas entradas A, B, C, D e E que determinam uma saída igual a zero é



Um dos valores que o número X pode assumir, expresso na forma decimal, de modo a fazer com que Y = 0, é:

Portanto, o gráfico que representa a evolução no tempo da saída Q é:
Se um conversor analógico-digital tiver entrada analógica entre 0 V e 5 V e saída de 8 bits que formem números entre 0 e 255, então uma entrada de 2 V corresponderá à saída 102.
Em um conversor digital-analógico que utilize uma rede R-2R, a dependência da precisão do conversor relativamente à precisão dos resistores será muito maior que a de um conversor digital-analógico que utilize uma rede de resistores ponderados em que os valores dos resistores cresçam como uma série geométrica com razão 2.

Considerando a tabela-verdade mostrada acima, que descreve o funcionamento de um circuito digital com entradas A, B e C, e saída S, julgue o item seguinte.
A expressão lógica mínima para a saída S, na forma de produto de somas, é


Considerando a tabela-verdade mostrada acima, que descreve o funcionamento de um circuito digital com entradas A, B e C, e saída S, julgue o item seguinte.
A expressão lógica mínima para a saída S, na forma de soma de produtos, é


Considerando a tabela-verdade mostrada acima, que descreve o funcionamento de um circuito digital com entradas A, B e C, e saída S, julgue o item seguinte.
Entre todas as famílias lógicas, a família ECL é a que permite implementar o circuito digital relativo à tabela-verdade em apreço com o menor consumo de potência, porém, com menor velocidade de comutação.

O estado de operação de três chaves pode ser simulado pelo esquema ilustrado na figura acima. As designações A, B e C servem para indicar variáveis booleanas de entrada no circuito lógico, no qual o nível lógico 0 corresponde à chave fechada e o 1, à chave aberta. Com base nessas informações, julgue os itens seguintes.

O estado de operação de três chaves pode ser simulado pelo esquema ilustrado na figura acima. As designações A, B e C servem para indicar variáveis booleanas de entrada no circuito lógico, no qual o nível lógico 0 corresponde à chave fechada e o 1, à chave aberta. Com base nessas informações, julgue os itens seguintes.

Com base nessas informações, julgue os próximos itens, considerando que, nos circuitos apresentados, todos os dispositivos sejam ideais.

Com base nessas informações, julgue os próximos itens, considerando que, nos circuitos apresentados, todos os dispositivos sejam ideais.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas nas figuras I e II, como mostrado a seguir:
Considerando as informações e as figuras acima, julgue os itens que se seguem.
Considerando as informações e as figuras acima, julgue os itens que se seguem.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas nas figuras I e II, como mostrado a seguir:
Considerando as informações e as figuras acima, julgue os itens que se seguem.
Considerando as informações e as figuras acima, julgue os itens que se seguem.
.